PCI Express 4.0 Electrical Test Set Up
目前应用最广泛的PCIE总线已经演进到了第4代,传输速率大幅提升到了16Gb/s,测试的要求也有了很大的变化。目前PCIE4.0相关的规范正在完善中,2017年10月,PCIE4.0Base Spec Rev1.0已经正式发布,在PCI-SIG组织的Workshop上已经进行了两次PCIE4.0 Preliminary Workshop,接下来在2018年4月27日举行的PCI-SIGWorkshop#105会进行首次PCIE4.0FYI Workshop,这标志这PCIE4.0的CEM规范和测试规范将很快确定下来,预定2018年年底,测试规范和测试方法就会完全确定,
在继续向下之前,有必要澄清一下PCIE规范和PCIE Workshop的一些术语。
每一代的PCIE规范都包括以下三种:
· Base规范,定义芯片级的PCIE设备的行为特征
· CEM规范,定义板卡级的PCIE设备的行为特征
· Test 规范, 定义依据CEM规范的PCIE设备的具体测试方法
PCIE Workshop上进行的电气测试,一般分为三种,
· Preliminary workshop,测试设备厂商会根据内部测试流程,测试一些厂商的产品,测试结果不会给厂商,主要目的是测试规范的开发
· FYI Workshop,在FYI workshop上,厂商可以拿到测试结果,但是这个结果还不能作为最终的一致性测试的结果
· Compliance Workshop,这是正式的PCIE一致性测试,如果通过测试,产品就可以加入到PCI-SIG的Integratorlist,是符合PCIE会操作性测试的产品
目前PCIE4.0的CEM规范和测试规范还在制定当中,现在一些业内领先的厂商,都已经在开发相应的PCIE4.0的产品,力科也推出了自己的PCIE4.0测试方案,来协助客户产品的研发。本篇文章,我们就来解读一下PCIE4.0测试的新的要求和新的方法。
PCIE4.0新的测试要求
根据目前的测试规范, PCIE4.0物理层测试主要分为4个部分
1. Transmitter test
2. Transmitter Link Equalization test
3. Receiver Link Equalization test
4. PLL test
PCIE4.0物理层测试首要设备是高带宽实时示波器,具体的带宽要求是CEM规范规定的,PCIE3.0要求的最低带宽是:13GHz,对于PCIE4.0,要求的示波器带宽为:25GHz,对于接收端测试需要的设备是一台高性能的误码仪,速率能否覆盖PCIE4.0的速率,并且能够提供PCIE4.0测试所需要的码型和噪声。